# حل مسائل فصل ۵

کلاس حل تمرین معماری کامپیوتر دکتر زینالی، رامتین کوثری، ۲۴ آبان ۱۴۰۳ کلاس ۳۱۰

## کمی بیشتر درباره رجیستر ها:

• اگر یک رجیستر را با  $R_{_X}$  نمایش دهیم، میتوانیم آن را به ۲ بخش کم ارزش و پر ارزش تقسیم کنیم که بخش کم ارزش را با  $R_{_L}$  و بخش پر ارزش را با  $R_{_H}$  نمایش میدهیم. برای مثال اگر رجیستر ۱۴ بیتی باشد داریم:



## طراحی واحد DPU و CU

• اطلاعات لازم برای طراحی واحد DPU و CU

اگر بخواهیم واحد DPU را طراحی کنیم و سپس بتوانیم با تحلیل آن واحد CU را بسازیم، به دستورات (Instructions)، رجیسترها (Registers) و باس (Bus) نیاز داریم.

• دستورات (Instructions)

دستور از  $\pi$  بخش مد آدرس دهی، Opcode و Address تشکیل شده است. اگر Opcode ما n بیت باشد، یعنی میتوانیم  $2^n$  دستور داشته باشیم.

• رجیسترها (Registers)

ما به چندین رجیستر برای طراحی دستورات و DPU نیاز داریم:

| رجيستر                     | وظيفه                                                                 | اندازه (بیت) |
|----------------------------|-----------------------------------------------------------------------|--------------|
| AC (Accumulator)           | رجیستر پیشفرض (Register Direct)                                       | 19           |
| DR (Data Register)         | ر جیستر بر ای ذخیره داده، چون داده ها ۱۶ بیتی هستند، پس ۱۶ بیتی است   | 19           |
| TR (Temporary Register)    | یک دیتا رجیستر (Data Register) کمکی برای ذخیره موقت داده ها           | 19           |
| IR (Instruction Register)  | رجیستر برای ذخیره دستورات                                             | 19           |
| AR (Address Register)      | ر جیستر بر ای نگهداری آدرس و مور د استفاده در پایه آدرس Memory        | ١٢           |
| PC (Program Counter)       | مانند شمارنده خط، چون ۲۱۲ دستور داریم، انگار برنامه با ۲۱۲ خطکد داریم | ١٢           |
| Input R (Input Register)   | ر جیستر برای ذخیره داده های ورودی سیستم مانند کیبور د، موس و          | ٨            |
| Output R (Output Register) | رجیستر برای ذخیره داده های خروجی سیستم مانند مانیتور و                | ٨            |

### • باس (Bus)

همانطور که در **DPU** جزوه میبینیم، با احتساب مموری و در نظر نگرفتن رجیستر های ورودی و خروجی ما ۷ حالت داریم که میتوانیم این ۷ حالت را با ۳ بیت (n=1 n=1) کد کنیم. حال برای اینکه بتوانیم یکی از این ۷ ماژول را انتخاب کنیم، باید از مالتی پلکسر استفاده کنیم که ۳ بیت Select دارد. پس باس ما یک مالتی پلکسر میباشد. حال حالت هشتم که بلا استفاده است را حالت n=1 میگوییم که در این حالت از هیچ یک از ماژول ها استفاده نمی شود و تنها در پردازش های موازی و چند هسته ای کاربرد دارد.

#### • تحلیل چند RTL در این معماری

برای نمونه به حل RTL زیر دقت کنید:

 $AR \leftarrow TR + M[PC]$ 

برای حل از آنجایی که ورودی آدرس رجیستر AR

است ولى ما PC را ميخواهيم، ميتوانيم PC را به

 $AR \leftarrow PC$  : انتقال دهیم

حال برای اینکه عمل جمع را انجام دهیم باید از ALSU

استفاده کنیم که ورودی باس آن از سمت DR است،

پس محتوای مموری در AR را انتقال میدهیم به DR:

حال چون می خواهیم  $DR \leftarrow M[AR]$  حال حال چون می حواهیم

کنیم نیاز داریم TR را نیز داشته باشیم ولی چون تنها راه

داشتن TR استفاده دوباره از DR است و DR نمیتواند دو

مقدار همزمان داشته باشد پس ما مقدار DR را به AC

انتقال ميدهيم تا بتوانيم دوباره از آن استفاده كنيم:

 $.DR \leftarrow TR$  سيس  $AC \leftarrow DR$ 

حال ميتوانيم جمع را انجام دهيم:

 $AC \leftarrow DR + AC$ 

و در نهایت مقدار AC را به AR انتقال میدهیم:

 $AR \leftarrow AC$ 

همانطور که ملاحظه می کنید، برای انجام این RTL، مجبور

شديم ۶ مرحله انجام دهيم، به شكل خلاصه:



 $Step 1 : AR \leftarrow PC$ 

 $Step \ 1 : DR \leftarrow M[AR]$ 

 $Step 1 : AC \leftarrow DR$ 

 $Step 1:DR \leftarrow TR$ 

 $Step \ 1 : AC \leftarrow DR + AC$ 

Step 1: $AR \leftarrow AC$ 

## دستورات

• از نظر عملکرد

اگر بخواهیم دستورات را بر اساس عملکرد طبقه بندی کنیم، میتوانیم به ۳ دسته حسابی (A + B)، منطقی  $(A \wedge B)$  و کنترلی (JUMP) تقسیم کنیم.

• از نظر عملوند

اگر بخواهیم دستورات را بر اساس عملوند طبقه بندی کنیم، میتوانیم به  $^{8}$  دسته ارجاع به ثبات، ارجاع به حافظه و ارجاع به ورودی / خروجی (I/O) تقسیم کنیم.

• ۷ دستور معمول در ماشین ها

اگر بخواهیم چندین دستور معمول و عمومی را در ماشین ها معرفی کنیم، می توان به لیست زیر اشاره کرد:

| دستور   | نام دستور | RTL                                                                             |
|---------|-----------|---------------------------------------------------------------------------------|
| $D_0$   | AND       | $AC \leftarrow AC \land M[AR]$                                                  |
| $D_{1}$ | ADD       | $AC \leftarrow AC + M[AR]$                                                      |
| $D_2$   | LDAC      | $AC \leftarrow M[AR]$                                                           |
| $D_3$   | STAC      | $M[AR] \leftarrow AC$                                                           |
| $D_4$   | BUN       | $PC \leftarrow AR$                                                              |
| $D_5$   | BSA       | $M[AR] \leftarrow PC$ , $PC \leftarrow AR + 1$                                  |
| $D_6$   | ISZ       | $M[AR] \leftarrow M[AR] + 1$ , if $(M[AR] + 1 = 0)$ then $PC \leftarrow PC + 1$ |